1.卒論テーマ決定
2.卒論を2章まで進める
3.波形とり直し
1/19
卒論作製
1/20
卒論作製
1/21
波形観測
1/22
PSoC回路変更
1/23
卒論作製
・VRAMの切り換え
→調停部分の完成・実装
・卒業論文の作成
1/19
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
VRAMが2つの場合で、動画像を出力したが、色の出力が全くよくなかった。
1/20
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
山脇先生にご指導いただき、プログラムの修正をした。
1/21
・卒業論文の作成
第1章をすすめた。
1/22
・卒業論文の作成
第2章をすすめた。
1/23
・卒業論文の作成
第2章をすすめた。
1/24
進捗なし。
1/25
進捗なし。
[latexpage]
1.汎用性の検証
2.修士論文の作成
以上の2つが今週の課題となります。
1/19
1.Xilinx社のFPGAとAltera社のFPGAの2つにおいて、実装可能かどうか調査しました。
→本研究の関数はどちらのFPGAでも使用できましたが、math関数はXilinx社のFPGAしか使用できませんでした。
2.図の修正および第3章を書きすすめました。
1/20
1.終了しました。
2.第3章を書き終え、第4章を書き始めました。
1/21
1.終了しました。
2.第4章を書きすすめました。
1/22
1.終了しました。
2.第4章を書きすすめました。
1/23
1.終了しました
2.第4章を書きすすめました。
1/24
1.終了しました
2.進捗なし
1/25
1.終了しました
2.進捗なし
1/13
卒論作成
1/14
ICIAE論文修正
1/15
ICIAE論文修正
[latexpage]
1.汎用性の検証
2.修士論文の作成
以上の2つが今週の課題となります。
1/12
1.進捗なし
2.第3章を進めました。
1/13
1.Quartasのセットアップをしていましたが、デバイス情報が必要みたいで、まだ実装できていません。
2.第3章を進めました。
1/14
1.進捗なし
2.LaTexをダウンロードおよびインストールしました。
サンプルを実行し、ワードで作成している論文をLaTexで書いてみました。
→まだ、勉強が必要です。
1/15
1.Quartasのセットアップおよびデバイス情報の更新を行いました。
→無事動きそうなので、次回汎用性の検証を行います。
2.進捗なし
1/16
1.進捗なし
2.第3章を進めました。
1/17
1.進捗なし
2.第3章を進めました。
1/18
1.進捗なし
2.第3章を進めました。
1.ICIAE論文提出
2.卒論作製
1/13
ICIAE修正
1/14
ICIAE修正
1/15
ICIAE修正
1/16
ICIAE提出
課題
・VRAMの切り換え
→調停部分の完成・実装
・卒業論文の作成
1/12
進捗なし。
1/13
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
進捗なし。
1/14
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
VRAMが1つの場合で動画像を出力したが、ノイズが大きかった。
1/15
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
先生からいただいたプログラムを調べていた。
1/16
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
テストベンチを作成中。
1/17
進捗なし。
1/18
進捗なし。
今週の課題
1.ピエゾフィルムの配置と形状をどこまで可能か検証
2.修士論文の作成
1/13
1.いろいろ試しつつ、検証した。
明日、芹川先生と相談する
2.原理部分作成中
1/14
1.芹川先生と相談し、明日、山脇先生と相談
2.原理部分を作成
1/15
1.山脇先生と相談し、言い方の問題となった。
自分の言い方が悪かったので、このまま進めていく
2.進捗なし
1.ICIAE論文提出
2.卒論作製
1/6
ICIAE論文作製
1/7
卒論作製
1/8
送受信波形観測
1/9
ICIAE論文修正
1/6
ICIAE論文作成
1/7
回路作成,素子のハンダ付け
1/8
位置分解能と誤差の関係について調べた
1/9
卒論作成