課題
・VRAMの切り換え
→調停部分の完成・実装
・卒業論文の作成
1/12
進捗なし。
1/13
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
進捗なし。
1/14
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
VRAMが1つの場合で動画像を出力したが、ノイズが大きかった。
1/15
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
先生からいただいたプログラムを調べていた。
1/16
・VRAMの切り換え(Vivado)(FPGAボード:ZYBO)
テストベンチを作成中。
1/17
進捗なし。
1/18
進捗なし。
今週の課題は以下のとおりです。
1、試作機の完成
2、論文を2章まで終わらせる
1/13
1、スイッチを10個OR演算子でまとめることができた。
スイッチを認識するようにプログラムを修正しています。
・TAの採点
1/14
1、スイッチを認識するように全プログラムを修正しました。
途中各画面で、ボタンの範囲が異なる部分を見つけたので、
一緒に修正しました。
1/15
今週の課題
1.ピエゾフィルムの配置と形状をどこまで可能か検証
2.修士論文の作成
1/13
1.いろいろ試しつつ、検証した。
明日、芹川先生と相談する
2.原理部分作成中
1/14
1.芹川先生と相談し、明日、山脇先生と相談
2.原理部分を作成
1/15
1.山脇先生と相談し、言い方の問題となった。
自分の言い方が悪かったので、このまま進めていく
2.進捗なし
1/6
最小二乗法を用いた線形回帰のプログラムを作成してました
1/7
引き続きプログラムを作成していました
1/8
進捗ありません
1/9
進捗ありません
昨日より発熱し、病院に行ったところ、A型インフルエンザと診断されました。
申し訳ありませんが、1週間ほどお休みさせていただきます。
1.ICIAE論文提出
2.卒論作製
1/6
ICIAE論文作製
1/7
卒論作製
1/8
送受信波形観測
1/9
ICIAE論文修正
1/6
ICIAE論文作成
1/7
回路作成,素子のハンダ付け
1/8
位置分解能と誤差の関係について調べた
1/9
卒論作成
今週、修論に書く結果が出ました。
修論を1月末に書き終わるように進めていく予定です。
これまでの状況
・DIPスイッチのON/OFFを別のスイッチを押したとき
読み取って表示する回路
・PSoC間において既存のシリアル通信モジュールを用いて
2線で通信を行う回路
上記の2つは単体では既に完成済み
今後、これらを1つにまとめた回路を作成していく予定。
1/6
進捗無し
1/7
昨年末に1度、まとめた回路を作成していたが上手く
動作しなかったので、デバッグを行った。
単体では動いていたDIPスイッチの読み取り部分が
上手く動作せずにスイッチの状態に関わらず同じ値が出る。
これからその部分の改善を行っていく。
1/8
昨日の不具合の原因が分かったので修正した。
DIPスイッチのポートとシリアル通信のポートが一緒の場所で
TX⇔RXの切替をする際にこれがDIPスイッチのピンにも
影響を与えていた。
そのため、以下のようにポートを分けた。
・DIPスイッチと割り込み用スイッチ
・シリアル通信用
・LCD表示機用
これにより、2つの回路の境目の処理が上手く動作するようになった。
明日以降で通信のテストを行ってみる。
1/9
芹川先生のゼミで現在の状況を報告した。
来週は学会論文の添削をメインに行っていく予定。
1/7
実際に測定装置を作成
1/9
芹川ゼミで今後の予定を話した。